Tugas Pendahuluan Modul 1



1. Kondisi[kembali] 

Buatlah sebuah rangkaian lengkap yang memuat 2 gerbang NAND dengan 3 input dan 4 input, kemudian gerbang OR dengan 3 dan 4 input, kemudian 1 gerbang XOR dan 1 gerbang XNOR dan output akhir rangkaian keseluruhannya ditunjukkan dengan LED/Logic probe. Dimana input awal berupa 4 saklar SPDT.


2. Gambar Rangkaian Simulasi[kembali] 



3. Video Simulasi[kembali]


 4. Prinsip Kerja Rangkaian[kembali] 
    Pada rangkaian tersebut,  SPDT dihubungkan dengan power dan ground. ketika SPDT dihubungkan dengan power, maka input berlogika 1 . Sedangkan pada saat SPDT dihubungkan dengan ground, maka logika input berlogika 0.

    Saat keempat SPDT dihubugkan dengan rangkaian logika sebagai input berlogika 1, simulasi rangkaian yang terjadi adalah sebagai berikut:

    Pertama-tama logika input akan diproses melalui dua gerbang logika NAND yaitu dengan 3 input dan 4 input. Pada gerbang logika NAND, outputnya hanya akan 0 jika dan hanya jika semuanya berlogika 1. Oleh karena semua input pada gerbang NAND baik yang 3 input maupun 4 input berlogika 1, maka output dari kedua gerbang logika NAND berlogika 0.
Lalu rangkaian dilanjutkan dengan dua gerbang logika OR dengan 4 input dan 3 input. Pada gerbang logika OR, hanya akan ber output 0 jika dan hanya jika semua input berlogika 0. Dikarenakan semua input berlogika 0 pada kedua gerbang logika OR, maka output dari kedua gerbang logika OR tersebut adalah berlogika 0. Lalu setelah itu dilanjutkan pada gerbang logika XOR dan XNOR. Pada gerbang logika XOR, outputnya akan berlogika 0 jika inputnya berlogika sama dan berlogika 1 jika inputnya berlogika berbeda. Lalu pada XNOR berkebalikan dengan pernyataan XOR. Pada saat semua berlogika 1 seperti pada rangkaian ini, maka input pada XOR inputya berlogika 0 keduanya, maka output XOR berlogika 0. Dan ketika memasuki gerbang XNOR, maka inputnya sama-sama berlogika 0 sehingga output berlogika 1 dan menunjukkan angka 1 pada logic probe.

     Saat keempat SPDT dihubugkan sebagai input dengan satu input pada SPDT paling atas berlogika 0 dan lainnya berlogika 1, maka akan terjadi simulasi rangkaian sebagai berikut:

    Pertama-tama logika input akan diproses melalui dua gerbang logika NAND yaitu dengan 3 input dan 4 input. Pada gerbang logika NAND, outputnya hanya akan 0 jika dan hanya jika semuanya berlogika 1. Oleh karena semua input pada gerbang NAND baik yang 3 input maupun 4 input tidak semua berlogika 1, maka output dari kedua gerbang logika NAND berlogika 1.
Lalu rangkaian dilanjutkan dengan dua gerbang logika OR dengan 4 input dan 3 input. Pada gerbang logika OR, hanya akan ber output 0 jika dan hanya jika semua input berlogika 0. Dikarenakan semua input berlogika 1 pada kedua gerbang logika OR, maka output dari kedua gerbang logika OR tersebut adalah berlogika 1. Lalu setelah itu dilanjutkan pada gerbang logika XOR dan XNOR. Pada gerbang logika XOR, outputnya akan berlogika 0 jika inputnya berlogika sama dan berlogika 1 jika inputnya berlogika berbeda. Lalu pada XNOR berkebalikan dengan pernyataan XOR. Pada saat logika pada rangkaian ini, maka input pada XOR inputya berlogika 1 kedua inputnya, maka output XOR berlogika 0. Dan ketika memasuki gerbang XNOR, maka inputnya berbeda logika input sehingga output berlogika 0 dan menunjukkan angka 0 pada logic probe.
   
5. Link Download[kembali]


Simulasi Rangkaian (di sini)
Video Simulasi (di sini)
html (di sini)

Tidak ada komentar:

Posting Komentar

  PRAKTIKUM MIKROPROSESOR DAN MIKROKONTROLER 2021     OLEH: Muhammad Alfario Wirawan 1910953019 Kelompok 3 JURUSAN TEKNIK ELEKTRO FAKULTAS T...